RISC-V

目录·中国开放指令生态(RISC-V)联盟



RISC-V(读作“RISC-FIVE”),是基于精简指令集计算(RISC)原理建立的开放指令集架构(ISA),V表示为第五代RISC(精简指令集计算机),表示此前已经四代RISC处理器原型芯片。每一代RISC处理器都是在同一人带领下完成,那就是加州大学伯克利分校的David A. Patterson教授。与大多数ISA相反,RISC-V ISA可以免费地用于所有希望的设备中,允许任何人设计、制造和销售RISC-V芯片和软件。它虽然不是第一个开源的的指令集(ISA),但它很重要,因为它第一个被设计成可以根据具体场景可以选择适合的指令集的指令集架构。基于RISC-V指令集架构可以设计服务器CPU,家用电器CPU,工控CPU和用在比指头小的传感器中的CPU。
中国开放指令生态(RISC-V)联盟
2018年11月,中国开放指令生态(RISC-V)联盟(英文缩写为 CRVA),在浙江乌镇召开的世界互联网大会上成立。联盟发起单位包括中科院计算所、北京大学、清华大学、阿里-中天微、百度、中芯国际等近20家研究机构和企业,并有一批企业构建了开源芯片关键技术。

中国开放指令生态(RISC-V)联盟旨在召集从事 RISC-V 指令集、架构、芯片、软件、整机应用等产业链各环节企事业单位及相关社会团体,围绕 RISC-V 指令集,以促进开源开放生态发展为目标,通过产、学、研、用深度融合,力图推动协同创新攻关,促进 RISC-V 相关技术和产品应用推广,推进 RISC-V 生态在国内的快速发展,从而使我国尽快摆脱核心芯片设计、知识产权、工艺技术等受制于人的不利局面。


贡献者:
norain
Copyright © 1999-2024 C114 All Rights Reserved | 联系我们 | 沪ICP备12002291号-4